Integrated Circuits
Mostrando 25-36 de 126 artigos, teses e dissertações.
-
25. Exploiting EDA tools for the analysis and protection of integrated circuits against radiation-induced single event transients / Explorando ferramentas de EDA para a análise e proteção de circuitos integrados contra eventos singulares transitórios induzidos por radiação
Este trabalho apresenta um estudo da análise e proteção de circuitos integrados contra eventos singulares transitórios usando ferramentas de EDA. Eventos singulares transitórios (SETs) surgem a partir da colisão de partículas de alta energia em circuitos combinacionais podendo levar o sistema a resultados indesejados. A confiabilidade de circuitos dig
Publicado em: 2010
-
26. An estimation method for gate delay variability in nanometer CMOS technology
In the nanoscale regime of VLSI technology, circuit performance is increasingly affected by variational effects such as process variations, power supply noise, coupling noise and temperature changes. Manufacturing variations may lead to significant discrepancies between designed and fabricated integrated circuits. Due to the shrinking of design dimensions, t
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 2010
-
27. Ambiente de apoio ao projeto de circuitos integrados baseado no world wide web / A world wide web based integrated circuits design environment
Atualmente, o use de ferramentas de apoio ao projeto de circuitos integrados é indispensável, devido a complexidade desses circuitos que aumenta incessantemente. O presente trabalho discute um modelo para integração de ferramentas em um ambiente único - formando um framework - com o objetivo de acelerar o processo de concepção dos circuitos através d
Publicado em: 2010
-
28. Estudo e aplicação de um fluxo de análise de trilha de alimentação / Study and application of a rail analysis flow
Tecnologias sub-100nm têm visto um incremento em questões relativas à confiabilidade e integridade de sinais. O aumento da densidade dos transistores, o aumento da freqüência de operação, a redução das dimensões do chip têm contribuído para o aumento na probabilidade de ocorrência de quedas de tensão e de eletromigração. Quedas de tensão afe
Publicado em: 2010
-
29. Avaliação de desempenho de partes de controle de circuitos integrados
Este trabalho objetiva o estudo da avaliação de desempenho de partes de controle de circuitos integrados, em relação ao consumo de área em silício e atraso de propagação de sinais. Para a implementação são adotados dois diferentes estilos de leiaute (PLA e gate matrix). Para ambos os casos foi utilizado um conjunto único de regras de projeto. A a
Publicado em: 2010
-
30. Efeitos da ascensão da China sobre o comércio externo brasileiro: reprimarização, perda de mercados e ampliação de oportunidades
The research examines the effects of China s international trade expansion and diversification of its export and import portfolio on Brazilian foreign trade, both in terms of changes in the trade portfolio between the two countries and in terms of competition in other markets. The study will highlight the period between 1998 to 2008. This range includes diff
Publicado em: 2010
-
31. CONVERSOR ANALÓGICO-DIGITAL INTEGRADOR A CAPACITOR CHAVEADO COM FAIXA DE ENTRADA PROGRAMÁVEL / INTEGRATED DIGITAL-ANALOG CONVERTER A CAPACITOR KEY WITH PROGRAMMABLE INPUT RANGE
Circuitos integrados programáveis possibilitam o seu ajuste após a fabricação, para se adequar a mais de uma aplicação dentro de um conjunto determinado de aplicações. Esses circuitos são flexíveis, mas podem perder em desempenho quando comparado a outro circuito fabricado para servir a apenas uma aplicação específica. Um sistema programável po
Publicado em: 2010
-
32. Dimensionamento de portas lógicas através de programação geométrica / Logic gate sizing through geometric programming
O presente trabalho consiste na aplicação dos conceitos de programação geométrica ao dimensionamento de portas lógicas, no contexto da concepção de circuitos integrados digitais. A programação geométrica é um modelo matemático que pode constituir um método de otimização simples e eficiente, onde a melhor solução global é sempre encontrada,
Publicado em: 2010
-
33. Aplicação da programação geométrica no projeto de filtros Gm-C para receptores RF CMOS. / Application of geometric programming to the desing og GM-C filters for CMOS RF receivers.
A tendência do mercado da microeletrônica é integrar em um mesmo chip sistemas eletrônicos completos, incluindo simultaneamente circuitos analógicos, digitais e RF. Por causa da complexidade do problema de projeto, a parte analógica e RF desses sistemas é o gargalo do desenvolvimento. Uma alternativa de projeto para circuitos analógicos é formular o
Publicado em: 2010
-
34. LALP: a language for parallelism of loops exploitation in reconfigurable computing / LALP: uma linguagem para exploração do paralelismo de loops em computação reconfigurável
Reconfigurable computing is becoming increasingly important in embedded and high-performance computing systems. It allows performance levels close to the ones obtained with Application-Specific Integrated circuits (ASIC), while still keeping design and implementation flexibility. However, to efficiently program devices, one needs the expertise of hardware de
Publicado em: 2010
-
35. Otimização de interconexões através de posiocionamento e síntese lógica / Interconnects optimization through placement and logic synthesis
No fluxo atual de projeto de circuitos digitais modernos é difícil estimarmos os atrasos que ocorrem nas interconexões, especialmente antes do posicionamento das células. E quando os atrasos são corretamente avaliados, após o posicionamento, devido às diferentes estruturas de dados utilizadas para as diferentes etapas do projeto, eles não podem ser r
Publicado em: 2010
-
36. Contribuições à verificação funcional ajustada por cobertura para núcleos de hardware de comunicação e multimídia. / Contribuitions to coverage-driven verification of communication and multimedia IP-cores.
Making functional verification more efficient in terms of computational and time resources is mandatory in order to maintain the evolution of digital systems. Coverage driven verification is one of the recently used alternatives for speeding up the execution of testbenches. Many approaches have been successfully applied to the functional verification of core
Publicado em: 2010