Systemc
Mostrando 1-12 de 23 artigos, teses e dissertações.
-
1. Equalização concorrente de canal para sistemas monoportadora com acesso múltiplo por divisão de frequência
Este trabalho apresenta uma nova técnica de equalização de canal para sistemas monoportadora com acesso múltiplo por divisão de frequência (SC-FDMA) baseada no Algoritmo Concorrente (que é considerado o estado da arte em termos de equalização de canal). Os modelos de um transmissor e de um receptor SC-FDMA foram descritos em SystemC para simulação
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 31/08/2012
-
2. Uma abordagem para analise e projeto de IPcores com geraÃÃo automÃtica de interfaces utilizando UML 2.0
Equipamentos cada vez mais sofisticados, capazes de agregar informaÃÃo, comunicaÃÃo e entretenimento em pequenos espaÃos e em qualquer lugar a um custo cada vez mais baixo tÃm alavancado o mercado de dispositivos microeletrÃnicos. Contudo, esta sofisticaÃÃo trouxe um aumento da complexidade dos projetos e um maior tempo para o desenvolvimento dos me
Publicado em: 2009
-
3. Modelagem de hardware para codificação de vídeo e arquitetura de compensação de movimento segundo o padrão H.264/AVC / Hardware modeling for video coding and motion compensation architecture for the H.264/AVC standard
Esta dissertação é composta de duas partes principais em que apresenta, em sua primeira parte, o desenvolvimento de uma arquitetura de hardware para compensação de movimento para decodificadores de vídeo segundo o padrão H.264/AVC. A segunda parte apresenta a modelagem de uma arquitetura de hardware para codificação de vídeo segundo o mesmo padrão
Publicado em: 2009
-
4. Rede intra-chip com qualidade de serviços para uso em telecomunicações
O crescente aumento na densidade dos circuitos integrados tem permitido aos projetistas implementar múltiplos processadores de diferentes tipos em um mesmo chip. São sistemas completos em uma única pastilha de silício, normalmente conhecidos como Systems-on-a-Chip (SoCs). A interconexão de componentes nos futuros SoCs irá exigir arquiteturas de comunic
Publicado em: 2009
-
5. Performance estimation of on-chip communication structures using transaction level modeling. / Estimativas de desempenho da estrutura de comunicação de SoC a partir de modelos de transações.
A complexidade crescente (tanto da funcionalidade como da arquitetura) dos sistemas eletrônicos digitais sobre silício (conhecidos na literatura como System-on-Chip, SoC) exige novas metodologias que permitam diminuir seu tempo de desenvolvimento. O projeto no nível de sistemas (SLD) é proposto para aumentar a eficiência do projeto de SoC. SLD exige nov
Publicado em: 2009
-
6. Methodology and design of a tool to co-simulate VHDL and SystemC / Metodologia e projeto de ferramenta para co-simulação entre VHDL e SystemC
In a recent past, systems were mostly constituted by well-separated parts such as microprocessors, memories and Application Specific Integrated Circuits (ASICs). That simple and clear organization allowed entire systems to be designed by only a few designers through a top-down approach: from the behavioral or register transfer model (using VHDL, for instance
Publicado em: 2008
-
7. Análise de cobertura e geração de vetores de teste para módulos descritos em Systemc
O crescimento da complexidade dos sistemas VLSI e a necessidade cada vez maior de reduzir o tempo de desenvolvimento pressiona o ciclo de projeto de SoCs até seus limites. Garantir o funcionamento correto desses sistemas complexos também é um desafio, uma vez que o número de estados a serem verificados aumenta exponencialmente. Hoje, a verificação é a
Publicado em: 2008
-
8. Estudo da viabilidade do desenvolvimento de sistemas integrados baseados em redes em chip sem processadores: sistema IPNoSys / The study of viability of development of no processor integrated system based on network-on-chip: IPNoSys system
O aumento na capacidade de integração de transistores permitiu o desenvolvimento de sistemas completos, com inúmeros componentes, dentro de um único chip, são os chamados SoCs (System-on-Chip). No entanto, o subsistema de interconexão utilizado pode limitar a escalabilidade dos SoCs, como os barramentos, ou ser uma solução ad hoc, como a hierarquia d
Publicado em: 2008
-
9. A platform development framework and a debugging mechanism based on computacional reflection / Um framework de desenvolvimento de plataformas e um mecanismo de depuração baseado em reflexão computacional
Digital systems are becoming more and more complex through the years, putting general purpose processors together with specialized hardware and buses into the same silicon die, due to power, area and performance constraints. In order to deal with this complexity and a short time-to-market, designers are adopting high level hardware descriptions, based on lan
Publicado em: 2007
-
10. Suporte a simulação distribuída em SystemC
The ever increasing evolution of microelectronics allows the integration of more and more complex systems in semiconductor devices. Present day System on Chip (SoC) may integrate processors, memories, analog, mixed-signals, digital and RF modules in a single chip. The simulation of a SoC is a fundamental step in system design, since it permits the verificati
Publicado em: 2007
-
11. Metodologia de projeto de sistemas dinamicamente reconfiguráveis. / Design methodologies of dynamically reconfigurable systems.
FPGAs (Field Programmable Gate Arrays) dinamicamente reconfiguráveis (DR-FPGAs) são soluções promissoras para muitos sistemas embarcados devido a potencial redução de área de silício. Metodologias de projeto e ferramentas CAD relacionadas são ainda muito limitadas para auxiliarem os projetistas a encontrarem soluções dinamicamente reconfiguráveis
Publicado em: 2007
-
12. Mecanismos de suporte a modelagem e anÃlise de comunicaÃÃo em plataformas multiprocessadoras
A demanda por novas aplicaÃÃes e o desenvolvimento das tecnologias de integraÃÃo de circuitos integrados deram origem aos Multi-Processors Systems-on-Chip (MPSoC). MPSoC Ã um circuito integrado complexo, composto de microprocessadores, barramentos, memÃrias, interfaces com perifÃricos, etc. Por sua variedade e quantidade de componentes, a estrutura de
Publicado em: 2007