Phase Locked Loops
Mostrando 1-11 de 11 artigos, teses e dissertações.
-
1. Estimação de frequência usando sensores de erro com atrasos adaptativos
Neste trabalho é proposta uma solução para a melhoria no desempenho dos Early Error Sensing (EES) Adaptive Time Delay Tanlock Loops (ATDTL) de 1ª ordem apresentados em (Al-Zaabi et al., 2005), quanto a estimação de frequência e tempo de captura. Os EES-ATDTL são Phase-Locked Loops (PLL) digitais utilizados para implementações em hardware, devido à
Sba: Controle & Automação Sociedade Brasileira de Automatica. Publicado em: 2011-08
-
2. Malha síncrona digital "Tanlock" com estimação de frequência e ganho adaptativo para convergência rápida. / Adaptive gain time delay Tanlock loop with frequency estimation and fast convergence.
Nas últimas três décadas os phase locked loops (PLLs) totalmente digitais têm recebido muita atenção devido, principalmente, às vantagens que eles oferecem em comparação aos PLLs analógicos. Essas vantagens incluem melhor desempenho, maior velocidade e confiabilidade, tamanho reduzido e menor custo. Os PLLs também são amplamente utilizados em sis
Publicado em: 2011
-
3. Projeto de filtros tipo "só-pólo" para malhas de sincronismo de fase de alta frequência. / Design of all-pole filters for high frequency phase locked loops.
The evolution of communication systems is discussed, with emphasis on optical technology. Special consideration is given to the continuous need for increasing the capacity of such systems, and the impact over future optical communication. In view of the great demands imposed over the capacity of future optical systems, an overview is presented of two recent
Publicado em: 2010
-
4. Controle de caos em PLL de terceira ordem. / Control of chaos in third-order PLL.
Inicialmente, apresentam-se características de dispositivos eletrônicos conhecidos como PLLs (phase-locked loops). PLLs são amplamente empregados para se extrair sinais de tempo em canais de comunicação e em aplicações nas quais se deseja controle automático de freqüência. O objeto principal é estudar PLLs analógicos descritos por uma equação d
Publicado em: 2009
-
5. Uma contribuição ao estudo das redes mutuamente conectadas de DPLLs usando modelos de tempo discreto. / A contribution to study of mutually-connected DPLL networks using discrete time models.
Este trabalho tem por objetivo apresentar uma nova forma de analisar as redes de sincronismo de fase mutuamente conectadas. Estas redes são formadas por Phase-Locked Loops digitais ou DPLLs. O sinal gerado por cada DPLL é enviado a todos os demais dispositivos, formando a rede mutuamente conectada. Parte-se do pressuposto de que as ligações entre os disp
Publicado em: 2008
-
6. Análise do efeito do jitter de fase na operação de malhas de sincronismo de fase. / Analysis of phase-jitter effect in the operation of phase-locked loops.
O jitter de fase é um fenômeno inerente nos sistemas elétricos. O crescente interesse pelo jitter deve-se à degradação que causa em sistemas de transmissão de alta velocidade. Seus efeitos fazem-se sentir ao afetar o processo de recuperação de dados, causando aumento na taxa de erros por bit. Neste trabalho, o jitter é modelado como uma perturbaç�
Publicado em: 2006
-
7. Método para determinação dos pesos sinápticos em uma rede de PLLs reconhecedora de imagens
Reconhecimento de padrões pode ser feito usando redes neurais construídas com osciladores, como malhas de sincronismo de fase (PLLs). Essas redes são modeladas por sistemas de equações diferenciais e podem ser estudas pela Teoria de Sistemas Dinâmicos, que é usada neste trabalho para investigar o comportamento dinâmico associado a uma configuração
Publicado em: 2006
-
8. Sincronismo em redes mestre-escravo com atraso
Estuda-se o comportamento dinâmico de redes de telecomunicações síncronas, frente a variações lentas causadas pela degradação dos osciladores que compõem a rede. Esses osciladores são malhas de sincronismo de fase (''phase-locked loops'' - PLLs). Através da Teoria de Sistemas Dinâmicos, analisam-se os comportamentos de um PLL de segunda ordem iso
Sba: Controle & Automação Sociedade Brasileira de Automatica. Publicado em: 2003-06
-
9. One-way master-slave synchronization networks: single star, single chain and mixed. / Sincronismo em redes mestre-escravo de via-única: estrela simples, cadeia simples e mista.
Neste trabalho, são estudados os problemas de sincronismo de fase nas redes mestre-escravo de via única (OWMS), nas topologias Estrela Simples, Cadeia Simples e mista, através da Teoria Qualitativa de Equações Diferenciais, com ênfase no Teorema da Variedade Central. Através da Teoria das Bifurcações, analisa-se o comportamento dinâmico das malhas
Publicado em: 2003
-
10. Analise da evolução temporal do processo de aquisição de laços de travamento de fase optica homodinos
Este trabalho tem como objetivo o estudo do comportamento dinâmico do processo de aquisição de laços de travamento de fase óptica homódinos (homodyne optical phase-locked loops hOPLL). Por se tratar de um laço de realimentação, o hOPLL foi analisado e equacionado no domínio do tempo, onde as relações e as dependências entre as variáveis de c
Publicado em: 2002
-
11. Decoding temporally encoded sensory input by cortical oscillations and thalamic phase comparators
The temporally encoded information obtained by vibrissal touch could be decoded “passively,” involving only input-driven elements, or “actively,” utilizing intrinsically driven oscillators. A previous study suggested that the trigeminal somatosensory system of rats does not obey the bottom-up order of activation predicted by passive decoding. Th
The National Academy of Sciences of the USA.