Microprocessors
Mostrando 1-12 de 22 artigos, teses e dissertações.
-
1. Desenvolvimento de um sistema de aquisição de dados e de controle para a realização de ensaios de emissão eletrônica na câmara de ultra alto vácuo / Development of a data acquisition and control system for electron emission tests in an ultra high vacuum chamber
Foi projetado e desenvolvido um sistema de aquisição de dados e controle para viabilizar, de forma automatizada, a caracterização de emissividade eletrônica em catodos frios, por meio da utilização da câmara de ultra alto vácuo do Departamento de Semicondutores, Instrumentação e Fotônica - DSIF, da Faculdade de Engenharia Elétrica e Computação
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 02/07/2012
-
2. Power Laws na modelagem de caches de microprocessadores. / Power Laws on the modeling of caches of microprocessors.
Power Laws são leis estatísticas que permeiam os mais variados campos do conhecimento humano tais como Biologia, Sociologia, Geografia, Linguística, Astronomia, entre outros, e que têm como característica mais importante a disparidade entre os elementos causadores, ou seja, alguns poucos elementos são responsáveis pela grande maioria dos efeitos. Exem
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 10/06/2011
-
3. Risco : microprocessador RISC CMOS de 32 bits / Risco - a 32-bit CMOS RISC microprocessor
Este trabalho apresenta o estudo, a definição e a simulação elétrica e lógica de um microprocessador CMOS de 32 bits, com arquitetura tipo RISC - o Risco. Dentre as principais características do Risco destacam-se: dados, instruções e endereços são palavras de 32 bits; a unidade de endereçamento é a palavra, permitindo um acesso a 4 Giga palavras
Publicado em: 2010
-
4. Automatic knee flexion in lower limb orthoses
Lower limb orthoses are often plagued by a high rejection rate, due both to the excessive effort demanded from their users and to the lack of aesthetics of the resulting gait. These factors are caused, to a great extent, by the fact that orthoses force the whole gait to be performed with the knee articulation in full extension. This work presents a light and
Journal of the Brazilian Society of Mechanical Sciences and Engineering. Publicado em: 2009-12
-
5. Analise, projeto e layout de uma topologia de circuito regulador de tensão para aplicação em microprocessadores / Analysis, desing and layout of a new voltage regulator circuit topology applied to microprocessors
Este trabalho tem como objetivo o estudo de uma arquitetura de regulador de tensão do tipo multi-fase para alimentação de microprocessadores, os quais demandam pequena variação em sua tensão, mesmo face aos seus agressivos transitórios de corrente. O estudo engloba a análise, que descreve as vantagens e desvantagens de topologias de reguladores chave
Publicado em: 2009
-
6. ISAMAP instruction mapping driven dynamic binary translation / ISAMAP tradução binaria dinamica orientada a mapeamento de instruções
The main role of Dynamic Binary Translation is the capability of running applications compiled for a specific architecture over a totally diferent one without sources recompiling. This technique can be used neither in legacy code migration or in a transparent run-time environment to run applications of different arquitectures. Dynamic Binary Translation also
Publicado em: 2008
-
7. Methodology and design of a tool to co-simulate VHDL and SystemC / Metodologia e projeto de ferramenta para co-simulação entre VHDL e SystemC
In a recent past, systems were mostly constituted by well-separated parts such as microprocessors, memories and Application Specific Integrated Circuits (ASICs). That simple and clear organization allowed entire systems to be designed by only a few designers through a top-down approach: from the behavioral or register transfer model (using VHDL, for instance
Publicado em: 2008
-
8. Coprocessador neuro-genetico para analise de componentes principais / Neuro-Genetic Coprocessor for Principal Component Analysis
O propósito deste trabalho é estudar em detalhe a implementação em hardware de algoritmos neuro-genéticos. Uma representação numérica inédita com características neurais e genéticas e um algoritmo para sua utilização são apresentados e usados no desenvolvimento de um coprocessador com uma seção neural baseada na análise de componentes princi
Publicado em: 2007
-
9. Restructuring of ArchC for integration to TLM-based project / Reestruturação de ArchC para integração a metodologias de projeto baseadas em TLM
The advent of SoCs (Systems-on-Chip) lead to the development of project methodologies based on TLM (Transaction-Level Modelling), which consist of several modelling layers between pure specifications and synthesizable RTL (Register Transfer Level ) descriptions, making the complexity of such systems more manageable. Considering that those systems usually hav
Publicado em: 2007
-
10. Proposta de simulador virtual para sistema de navegação de robos moveis utilizando conceitos de prototipagem rapida / Virtual simulator propose for mobile robots navigation systems using rapid prototyping concepts
This work presents the proposal of virtual environment implementation for project simulation and conception of supervision aild control systems for mobile robots, that are capable to operate and adapting in different environments and conditions. This virtual system has as purpose to facilitate the development of embedded architecture systems, emphasizing the
Publicado em: 2007
-
11. Arquitetura para extração de características invariantes em imagens binárias utilizando dispositivos de lógica programável complexa / Architectures for the extraction of invariant characteristics from binary images using logic programmable devices
A challenge for digital systems designers is to meet the balance between speed and flexibility was always. FPGAs and CPLDs where used as glue logic, reducing the number of components in a system. The use of programmable logic (CPLDs and FPGAs) as an alternative to microcontrollers and microprocessors is a real issue. Moments of the intensity function of a gr
Publicado em: 2006
-
12. Impinging flow parallel plates heat sinks / Dissipadores termicos de placas paralelas com influxo de topo
The parallel plates heat sinks with top inlet and side exit constitute an enhanced heat transfer alternative for the local removal of electric power dissipation in microprocessors. In the present work, three parallel plates heat sinks were built and tested with variable airflow under the conditions of top inlet and side exit. The experimental results were co
Publicado em: 2005