Hardware Description
Mostrando 1-12 de 44 artigos, teses e dissertações.
-
1. Herramienta auditora sobre el acceso y preservación de la información audiovisual televisiva
Abstract This paper aims at describing the audit tool that can determine the correct management, preservation and access to audiovisual information within television networks. The audit is presented in the format of an auditing tool that analyzes a number of parameters, such as accessibility, state of preservation, human resources and training, economic fund
Transinformação. Publicado em: 2016-12
-
2. Hardware embedded fiber sensor interrogation system using intensive digital signal processing
The description of an interrogation system for fiber Bragg grating sensors is reported. The full implementation in hardware of the required signal processing is proposed and made publicly available. The hardware description is implemented in a field programmable gate array (FPGA) development kit and the processing units allow one to control an optoelectronic
J. Microw. Optoelectron. Electromagn. Appl.. Publicado em: 2014-12
-
3. Um simulador compilado dinâmico para o ArchC / Dynamic compiled simulator for ArchC
O simulador é uma das ferramentas mais importantes para o desenvolvimento de uma nova arquitetura computacional. Entre as vantagens que ele apresenta destacam-se a flexibilidade e o baixo custo. Os primeiros simuladores eram criados manualmente, uma prática muito propensa a erros. Atualmente, Linguagens de Descrição de Arquiteturas (ADLs) facilitam a ger
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 25/11/2011
-
4. Transporte TDM em redes GPON / TDM transport in GPON networks
Neste trabalho analisamos e propomos a utilização de TDM (Time Division Multiplexing) nativo canalizado/estruturado em redes PON (Passive Optical Network) com padrão GPON (Gigabit Passive Optical Network), com ênfase na estrutura de transmissão do legado das redes de telefonia. O objetivo principal é obter um aumento na eficiência de banda transmitida
Publicado em: 2011
-
5. Chipcflow - validação e implementação do modelo de partição e protocolo de comunicação no grafo a fluxo de dados dinâmico / Chipflow - gvalidation and implementation of the partition model and communication protocol in the dynamic data flow graph
A ferramenta ChipCflow vem sendo desenvolvida nos últimos quatro anos, inicialmente a partir de um projeto de arquitetura a fluxo de dados dinâmico em hardware reconfigurável, mas agora como uma ferramenta de compilação. Ela tem como objetivo a execução de algoritmos por meio do modelo de arquitetura a fluxo de dados associado ao conceito de dispositi
Publicado em: 2011
-
6. LALP: a language for parallelism of loops exploitation in reconfigurable computing / LALP: uma linguagem para exploração do paralelismo de loops em computação reconfigurável
Reconfigurable computing is becoming increasingly important in embedded and high-performance computing systems. It allows performance levels close to the ones obtained with Application-Specific Integrated circuits (ASIC), while still keeping design and implementation flexibility. However, to efficiently program devices, one needs the expertise of hardware de
Publicado em: 2010
-
7. Síntese de linguagens de descrição de arquitetura / Architecture description languages synthesis
Desde sua popularização, processadores dobraram de capacidade e desempenho à cada dois anos. No entanto, paralelamente, essa tendência foi apenas sustentada pelo crescimento da sofisticação das implementações utilizadas. Atualmente, apesar de eficientes, processadores são complexos e difíceis de projetar. Para gerenciar esse problema, foram criadas
Publicado em: 2010
-
8. Implementação de um circuito dedicado para roteamento de datagramas IPv4 / Implementation of a dedicated circuit for IPv4 packets forwarding
O desempenho do encaminhamento de pacotes é essencial para determinar a velocidade que pode ser alcançado pelas redes de computadores. Não adianta o meio físico permitir grande fluxo de dados se os roteadores não conseguirem fazer o processamento das informações com a eficiência necessária. Este trabalho propõe uma implementação de um circuito in
Publicado em: 2010
-
9. Planejamento estrutural e simulação de partes de controle de circuitos integrados
Este trabalho tem como objetivo principal apresentar o estudo comparativo de diversas arquiteturas para a implementação de partes de controle de sistemas digitais, propondo um método de concepção orientado para a etapa de síntese no domínio estrutural. E apresentada uma descrição geral dos sistemas digitais que aborda os seguintes aspectos: a classi
Publicado em: 2010
-
10. EXPLORAÇÃO DE OPERADORES ARITMÉTICOS NA TRANSFORMADA RÁPIDA DE FOURIER / ARITHMETICS OPERATORS EXPLORATION IN FAST FOURIER TRANSFORM
The power consumption reduction in the fast Fourier transform (FFT) is important because applications in battery-powered embedded systems grows daily. Thus this work focuses on the application of techniques to reduce power in specific projects of FFT algorithms. The goal is to achieve an architectural exploration in the FFT core, the decimation in time butte
Publicado em: 2010
-
11. Projeto de um codificador/decodificador Viterbi integrado / Integrated Viterbi encoder/decoder design
Com o aumento da densidade de transistores devido aos avanços na tecnologia de fabricação de IC, que usam cada vez dimensões menores e a possibilidade de projetar chips cada vez mais complexos, ASIC (Application Specific Integrated Circuit) podem de fato integrar sistemas complexos em um chip, chamado de System-on-chip. O ASIC possibilita a implementaç�
Publicado em: 2009
-
12. Detecção do complexo QRS em sinais cardiacos utilizando FPGA / QRS complex detection in cardiac signals using FPGA
The electrocardiogram (ECG) is a tool used for diagnosis of diseases related to the heart. This work has the purpose of detecting QRS complex, focusing on the R wave, which represents the ventriclescontraction. It is presented two techniques of processing ECG signals. The first uses Pan &Tompkins algorithm based on digital filtering. The second uses the di
Publicado em: 2009