Projeto de um defuzificador analÃgico integrado em tecnologia CMOS.
AUTOR(ES)
Rocha, Paloma Maria Silva
DATA DE PUBLICAÇÃO
2005
RESUMO
O presente trabalho tem por objetivo propor uma nova arquitetura e baseada nela, projetar um circuito que funcione como bloco de saÃda de um controlador baseado na lÃgica difusa. A nova arquitetura proposta realiza a defuzificaÃÃo baseada no mÃtodo defuzificaÃÃo por altura, sendo composta por circuitos escalonadores, circuitos somadores e circuito multiplicador-divisor, desenvolvidos para operarem no modo corrente. Os mesmos serÃo implementados, atravÃs de hardware analÃgico, na tecnologia CMOS 0,35mm C35 da AMS - Austria Mikro Systems International AG com tensÃo de alimentaÃÃo de 3,3V. Estes circuitos foram, na sua grande maioria, desenvolvidos com base no princÃpio translinear aplicado a dispositivos CMOS. Como caracterÃsticas principais, o dispositivo projetado com base na arquitetura proposta apresentou, atravÃs de simulaÃÃo, baixo consumo de potÃncia, erro dentro da faixa de especificaÃÃo inicial e, com seu uso, a obtenÃÃo de um controlador difuso completo, quando atuou junto com os demais blocos jà existentes. Nesta tese sÃo apresentados os resultados de simulaÃÃo dos blocos constituintes do defuzificador, bem como do sistema completo. A simulaÃÃo foi realizada no software SPICE. O layout do circuito proposto foi desenvolvido no software Mentor Graphics.
ASSUNTO(S)
circuitos integrados hardware dispositivos elÃtricos lÃgica nebulosa cmos controladores nebulosos
ACESSO AO ARTIGO
http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=699Documentos Relacionados
- Projeto de um circuito integrado inteligente de potencia implementado em tecnologia convencional CMOS
- Projeto do nucleo de um Voltimetro Vetorial analogo integrado em tecnologia BiCMOs
- Projeto de um circuito somador analogico de tensões integrado de baixo erro, em tecnologia CMOS
- Projeto de um conversor analógico-digital para um receptor Bluetooth em tecnologia CMOS.
- Study and design of high speed D/A converter in CMOS tecnology.