Mapeamento de pequena ordem na hierarquia digital sincrona
AUTOR(ES)
Luis Flavio Collares Machado
DATA DE PUBLICAÇÃO
1996
RESUMO
A rede HDS (Hierarquia Digital Síncrona) já é uma realidade, hoje várias empresas estão implantando este sistema em todo o país. A HDS tornou-se um padrão mundial, não colocando na obsolescência as atuais redes PDH, pois estas podem ser interconectadas com as novas redes. Este novo padrão possibilita a interligação entre sistemas de 1,5 Mb/s e 2 Mb/s, não existindo mais fronteiras de incompatibilidade entre sistemas europeus e americanos. O gerenciamento mais abrangente, o uso da fibra óptica como meio de transmissão, uma estrutura mais inteligente de mapeamento de sinais e a possibilidade de cross-conexão consolidaram a HDS. Neste trabalho foram desenvolvidas três li?n ANTPOT. H?as de pesquisa: Um primeiro estudo desenvolve uma formulação para mapeamento e desmapeamento de canais de 64 kb/s nos containers VC-12 e VC-l1. A seguir, blocos funcionais são projetados utilizando a linguagem VHDL1para mapeamento e desmapeamento de canais de 2Mb/s. Finalmente muitas simulações são realizadas com blocos funcionais anteriormente projetados, utilizando agora VHDL a nível estrutural, visando principalmente a observação do fenômeno de escorregamento de sinal(slips)
ASSUNTO(S)
mapeamento digital telecomunicações sincronização
ACESSO AO ARTIGO
http://libdigi.unicamp.br/document/?code=vtls000115432Documentos Relacionados
- Redução de "jitter" de justificação na hierarquia digital sincrona
- Planejamento otimizado de redes de transporte na hierarquia digital sincrona
- Planejamento de aneis unidirecionais da hierarquia digital sincrona
- Modelos em linguagem VHDL para equipamentos da hierarquia digital sincrona
- Dimensionamento de redes em malha da hierarquia digital sincrona com restabelecimento de enlace