Fpgas
Mostrando 1-12 de 66 artigos, teses e dissertações.
-
1. Infraestrutura de compilação para a implementação de aceleradores em FPGA
O aumento no desempenho de processadores sequenciais tem sido limitado severamente por fatores físicos e tecnológicos nos últimos anos. Dessa forma, abordagens alternativas para a execução com alto desempenho ganharam maior importância nos últimos anos. Uma delas baseia-se na utilização de hardware customizado, implementado utilizando-se FPGAs. Entr
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 23/11/2012
-
2. Geração de b-splines via FPGA / B-spline generation via FPGA
The b-splines are used in CAD/CAM/CAE systems to represent and define complex curves and surfaces, being adopted by the main computer graphics standards due to features like compact mathematic representation, flexibility and affine transformations. In 3D acquisition systems and integrated CAM-CNC systems, the use of the b-spline in the geometric information
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 10/08/2012
-
3. Rede Omega Virtual em FPGA com reconfiguração em tempo de execução: estudo de caso: cálculo de atratores em redes reguladoras de genes / Runtime reconfiguration on Virtual Omega Networks: case study: attractors in models of gene regulatory networks
As redes de interconexão multiestágio começaram a ser usadas na década de 50 em telefonia e continuam a ser usadas em muitas aplicações paralelas. Abordamos neste trabalho um estudo sobre as redes de interconexão Omega em FPGAs para desenvolvimento de arquiteturas paralelas e reconfiguráveis. Utilizando-as como uma camada virtual de reconfiguração
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 16/03/2012
-
4. Algoritmo evolutivo para a estimação da frequência em sistemas elétricos utilizando FPGAS
Este trabalho apresenta uma técnica eficiente para a estimação da frequência em Sistemas Elétricos de Potência (SEPs) baseada em Algoritmos Genéticos (AGs). A estimação da frequência de um sinal elétrico é modelada como um problema de otimização. A motivação do uso de AGs nesta abordagem é a sua intrínseca robustez ao ruído presente nos si
Sba: Controle & Automação Sociedade Brasileira de Automatica. Publicado em: 2011-10
-
5. Um novo algoritmo SVPWM simplificado baseado em sinal portador modificada
Este artigo apresenta um algoritmo simplificado da modulação por largura de pulso por vetores espaciais (SVPWM) para um inversor trifásico de dois níveis, o qual pode operar em submodulação e sobremodulação. Em outras simplificações achadas na literatura, as tensões de referência são modificadas e comparadas com um portador triangular para estim
Sba: Controle & Automação Sociedade Brasileira de Automatica. Publicado em: 2011-10
-
6. Designing fault-tolerant techniques for SRAM-Based FPGAs
Publicado em: 2011
-
7. New techniques for improving the performance of the lockstep architecture for SEEs mitigation in FPGA embedded processors
The growing availability of embedded processors inside FPGAs provides unprecedented flexibility for system designers. The use of such devices for space or mission critical applications, however, is being delayed by the lack of effective low cost techniques to mitigate radiation induced errors. In this paper a non invasive approach for the implementation of f
Publicado em: 2011
-
8. On the evolution of remote laboratories for prototyping digital electronic systems
The design of digital electronic systems for industrial applications can benefit in many ways from the prototyping capabilities of field-programmable gate array (FPGA) platforms. This paper presents three evolutionary releases of an FPGA-based remote laboratory and discusses the didactical and technical motivations behind each release, aiming to reduce the o
Publicado em: 2011
-
9. Implementação em hardware da arquitetura do computador hipotético CESAR / Hardware implementation of the CESAR hypothetical computer architecture
O contínuo desenvolvimento de ferramentas de síntese lógica, em conjunto com o aumento da capacidade de dispositivos de hardware programável como FPGAs, permitiu o desenvolvimento de processadores soft-core, projetados especificamente para rodar nestes dispositivos. Ao mesmo tempo, linguagens de descrição de hardware, como VHDL, permitem a descrição
Publicado em: 2011
-
10. Biblioteca de componentes para síntese do protocolo de sincronização e codificação do canal de telemetria recomendado pelo CCSDS.
O controle e monitoramento de um satélite se fazem por um enlace de comunicação denominado conexão espacial. Por utilizar o ambiente espacial, este enlace está sujeito a vários tipos de interferências que podem resultar em erros de comunicação. Para aumentar a confiabilidade da conexão, podem ser utilizadas técnicas de controle de erros e de sincr
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 18/06/2010
-
11. LALP: a language for parallelism of loops exploitation in reconfigurable computing / LALP: uma linguagem para exploração do paralelismo de loops em computação reconfigurável
Reconfigurable computing is becoming increasingly important in embedded and high-performance computing systems. It allows performance levels close to the ones obtained with Application-Specific Integrated circuits (ASIC), while still keeping design and implementation flexibility. However, to efficiently program devices, one needs the expertise of hardware de
Publicado em: 2010
-
12. Aplicação de técnicas de reconfiguração dinâmica a projeto de máquina de vetor suporte (SVM). / Application of dynamic reconfiguration techniques to the project of support vector machines (SVM).
As Máquinas de Vetores de Suporte (SVMs) têm sido largamente empregadas em diversas aplicações, graças à sua baixa taxa de erros na fase de testes (boa capacidade de generalização) e o fato de não dependerem das condições iniciais. Dos algoritmos desenvolvidos para o treinamento da SVM, o Sequential Minimal Optimization (SMO) é um dos mais rápid
Publicado em: 2010