Fpga
Mostrando 1-12 de 186 artigos, teses e dissertações.
-
1. Capítulo V - Diseño de una arquitectura heterogénea para la gestión eficiente de recursos FPGA en un cloud privado
Parte do livro:Aplicaciones e innovación de la ingeniería en ciencia y tecnología
Autor(es): Proaño Orellana, Julio; Blanca Caminero, María; Carrión, Carmen
Editorial Abya-Yala. Publicado em: 2019
-
2. Investigation on Solar PV generation and design of switched reluctance motor for Smart Agriculture actuation system
ABSTRACT This paper presents standalone solar photovoltaic (PV) powered fed actuation system employing a switched reluctance motor (SRM) particularly used in remote and rural areas. The converter efficiency is achieved by changing ON and OFF state of solar PV drive. An electronic commutation drives SRM drive with achieved by position hall sensor and encoder.
Braz. arch. biol. technol.. Publicado em: 08/10/2018
-
3. Modeling and FPGA-based implementation of an efficient and simple envelope detector using a Hilbert Transform FIR filter for ultrasound imaging applications
Abstract Introduction Although the envelope detection is a widely used method in medical ultrasound (US) imaging to demodulate the amplitude of the received echo signal before any back-end processing, novel hardware-based approaches have been proposed for reducing its computational cost and complexity. In this paper, we present the modeling and FPGA impleme
Res. Biomed. Eng.. Publicado em: 15/01/2018
-
4. A flexible multichannel FPGA and PC-Based ultrasound system for medical imaging research: initial phantom experiments
IntroductionIn this paper, we present the initial results of a fully programmable 128-channel FPGA and PC-based system that has been developed for medical ultrasound (US) imaging research in our University laboratory (Federal University of Technology - Paraná, Brazil).MethodsIn order to demonstrate the feasibility of the US research system, two applications
Res. Biomed. Eng.. Publicado em: 29/09/2015
-
5. Hardware embedded fiber sensor interrogation system using intensive digital signal processing
The description of an interrogation system for fiber Bragg grating sensors is reported. The full implementation in hardware of the required signal processing is proposed and made publicly available. The hardware description is implemented in a field programmable gate array (FPGA) development kit and the processing units allow one to control an optoelectronic
J. Microw. Optoelectron. Electromagn. Appl.. Publicado em: 2014-12
-
6. Infraestrutura de compilação para a implementação de aceleradores em FPGA
O aumento no desempenho de processadores sequenciais tem sido limitado severamente por fatores físicos e tecnológicos nos últimos anos. Dessa forma, abordagens alternativas para a execução com alto desempenho ganharam maior importância nos últimos anos. Uma delas baseia-se na utilização de hardware customizado, implementado utilizando-se FPGAs. Entr
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 23/11/2012
-
7. Técnicas de profiling para o co-projeto de hardware e software baseado em computação reconfigurável aplicadas ao processador softcore Nios II da Altera / Hardware and software codesing profiling techniques based on reconfigurable computing applied to the Altera´s Nios soft core processor
Como avanço dos paradigmas de desenvolvimento de sistemas eletrônicos, novos conceitos, modelos e técnicas resultaram dessa evolução, gerando ferramentas mais eficientes e objetivas. Entre estas, as de automação de projetos eletrônicos (EDA - Electronic Design Automation) em nível de sistema (ESL - Electronic System Level) trouxeram um incremento co
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 21/09/2012
-
8. Implementação de uma arquitetura para binarização de imagens em FPGA / Implementation of an architecture for FPGA image binarization
In many imaging applications it is desirable that images are converted to grayscale images to binary, ie with only two intensity levels. To accomplish this task separation between two levels is necessary to calculate a threshold value as determined from it which pixels will belong to a level generally the object of interest, and which belong to another level
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 13/09/2012
-
9. Sistema Misto Reconfigurável Aplicado à Interface PCI para Otimização do Algoritmo Non-local Means.
A área de processamento de imagens digitais está evoluindo continuamente e, embora as áreas de aplicações sejam diversas, os problemas encontrados comumente convergem para os métodos capazes de melhorar a informação visual para a análise e interpretação. Uma das principais limitações em questão de precisão de imagens é o ruído, que é defini
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 31/08/2012
-
10. Proposta de implementação em hardware para o algoritmo non-local means.
Imagem digital é a representação de uma imagem bidimensional usando números binários codificados de modo a permitir seu armazenamento, transferência, impressão ou reprodução, e seu processamento por meios eletrônicos. É formada por um conjunto de pontos definidos por valores numéricos, escala de cinza, no qual cada ponto representa um pixel. Em q
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 13/08/2012
-
11. Geração de b-splines via FPGA / B-spline generation via FPGA
The b-splines are used in CAD/CAM/CAE systems to represent and define complex curves and surfaces, being adopted by the main computer graphics standards due to features like compact mathematic representation, flexibility and affine transformations. In 3D acquisition systems and integrated CAM-CNC systems, the use of the b-spline in the geometric information
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 10/08/2012
-
12. ChipCflow - uma ferramenta para execução de algoritmos utilizando o modelo a fluxo de dados dinâmico em hardware reconfigurável / ChipCflow - a tool to executing algorithms using dynamic dataflow architecture in FPGA
Devido à complexidade das aplicações, a demanda crescente por sistemas que usam milhões de transistores e hardware complexo; tem sido desenvolvidas ferramentas que convertem C em Linguagem de Descrição de Hardware, tais como VHDL e Verilog. Neste contexto, esta tese apresenta o projeto ChipCflow, o qual usa arquitetura a fluxo de dados, para implementa
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 29/06/2012